

## 第3章 バイブル PSoC Technical Reference Manual を読み解く



# 徹底研究! 元祖 PSoC 1の ハードウェア

秋田 純一 Junichi Akita

本章では、元祖初代PSoC 1の内部がどうなっているのかひも解いてみます。どんなICにも、設計者の思想が回路に現れるものです。実際の設計者に聞いた話ではなく、あくまでも私なりの解釈です。

内容は、PSoCのバイブルとも言えるPSoC Technical Reference Manual(以下, TRM)をもとにしています.

### CPUコア

**図1**に示すのは、PSoC 1の内部回路です.

上半分がCPUコア、下半分はクロック源などのシステム・リソースで、これらはよくあるマイコンの回路と似ています。

CPUは、M8Cというサイプレスのオリジナルのコアです。データ・メモリと命令メモリが分かれているハーバード・アーキテクチャです。インデックス・レジスタが8ビットなので、メモリのアクセス単位は256バイトです。256バイトを超えるアクセスはページ切り替えを使います。

動作周波数の上限は電源電圧によって異なり,5Vで24 MHzまで,3.3 Vで12 MHzまでです。ちなみに M8Cコアの動作クロック周波数の下限は93.7 kHzです.

M8Cの命令実行クロック・サイクル数は命令によって大きく異なり、 $4\sim10$ クロック以上まで幅があります。最小の4クロックで実行できるのはほとんどが即値の演算命令です。逆に間接アドレッシングを使う演算命令( $8\sim10$ クロック程度)や分岐やサブルーチン・コール(10クロック以上)は実行に時間がかかります。 文献 TRM には、演算性能は「four MIPS (4 MIPS)」と記載されているので、1 命令あたり平均6クロックです。

最近のマイコンのコアと比べると、M8Cの演算性能は高いとは言えませんが、PSoCはCPU周辺の強力な回路を柔軟に構成できるので、CPUコアに頼らずに行える処理がたくさんあります。CPUコアの演算性能が低いことで困ることはあまりありません。

## クロック回路

#### ● さまざまな周波数源を作れる

図2に示すように、PSoC 1は複数の周波数のクロック源を作ることができます。クロック信号は、M8C コアだけでなく、A-Dコンバータなどのユーザ・モジュール(周辺回路)にも使われます。CPUコア用以外に周波数の異なる3種類のクロック信号を作ることができます。必要があればディジタル回路ブロックのユーザ・モジュールを使って分周して、さらに低い周波数のクロックを作ることもできます。後述のように周辺ブロックどうしを接続してクロック源とすることもできます。

#### ● 四つのクロック回路

次の四つの回路があります.

- (1) 24 MHzの内蔵発振回路(Internal Main Oscilla tor: IMO)
- (2) 32 kHzの内蔵発振回路(Intenal Low Speed Oscillator: ILO)
- (3) 外付け水晶振動子を使う32 kHz発振回路
- (4) クロック逓倍用のPLL

その他に外部の発振器から24 MHzまでのクロック信号をI/Oピンに与えることもできます.

▶内蔵発振回路の精度はあまり高くない

TRMには、24 MHzのIMOの周波数精度は±2.5%と記載されていますが、個人的に使って見た感覚ではもう少し誤差が大きい気がします。非同期シリアル通信(UART)のクロックに使うのは問題なさそうですが、計時に使うのは無理があるように思います。

24 MHzのIMOは、立ち上がりと立ち下がりでトリガがかかるワンショット・マルチ(パルス幅は電源5 Vで約21 ns)を使って2 通信された48 MHzのクロック信号も作っていて、周辺ブロックで利用できます。通常はこのIMOをクロック源にすれば十分です。消